propiedades do produto:
TIPO | DESCRIBE |
categoría | Circuito integrado (IC) Integrados - Microcontroladores |
fabricante | NXP USA Inc. |
serie | MPC56xx Qorivva |
Paquete | bandexa |
estado do produto | en stock |
procesador central | e200z0h |
Especificación do núcleo | núcleo único de 32 bits |
velocidade | 64 MHz |
Conectividade | CANbus, FlexRay, LINbus, SPI, UART/USART |
Periféricos | DMA , POR , PWM , WDT |
Número de E/S | 108 |
Capacidade de almacenamento do programa | 512KB(512K x 8) |
Tipo de memoria do programa | flash |
Capacidade EEPROM | 64K x 8 |
Tamaño da memoria RAM | 40K x 8 |
Tensión: fonte de alimentación (Vcc/Vdd) | 3 V ~ 5,5 V |
conversor de datos | A/D 30x10b |
Tipo de oscilador | interno |
Temperatura de operación | -40 °C ~ 125 °C (TA) |
tipo de instalación | Tipo de montaxe en superficie |
Paquete/Envolvente | 144-LQFP |
Embalaxe do dispositivo do provedor | 144-LQFP(20x20) |
Número básico do produto | SPC5604 |
Clasificación ambiental e de exportación:
ATRIBUTOS | DESCRIBE |
Estado RoHS | Cumpre coa especificación ROHS3 |
Nivel de sensibilidade á humidade (MSL) | 3 (168 horas) |
Estado REACH | Produtos non REACH |
ESCAPAR | 3A991A2 |
HTSUS | 8542.31.0001 |
Resumo do bloque da serie MPC5604P:
Función de bloque
Conversor analóxico a dixital (ADC) Conversor analóxico a dixital multicanal de 10 bits
Módulo de asistencia ao arranque (BAM) Bloque de memoria de só lectura que contén código VLE que se executa segundo
o modo de arranque do dispositivo
Módulo de xeración de reloxos
(MC_CGM)
Proporciona a lóxica e o control necesarios para a xeración do sistema e dos periféricos
reloxos
Controller area network (FlexCAN) Admite o protocolo de comunicación CAN estándar
Unidade de disparo cruzado (CTU) Permite a sincronización das conversións ADC cun evento de temporizador do eMIOS
ou do PIT
Crossbar Switch (XBAR) Admite conexións simultáneas entre dous portos mestres e tres escravos
portos;admite un ancho de bus de enderezos de 32 bits e un ancho de bus de datos de 32 bits
Xerador de suma de verificación CRC de verificación de redundancia cíclica (CRC).
Interfaz periférica serie deserial
(DSPI)
Ofrece unha interface serie síncrona para a comunicación con dispositivos externos
Acceso directo á memoria mellorado
(eDMA)
Realiza transferencias de datos complexas cunha intervención mínima dun procesador host
a través de “n” canles programables
Temporizador mellorado (eTimer) Proporciona un contador de módulos programable ascendente/descendente mellorado
Módulo de estado de corrección de erros
(ECSM)
Ofrece unha infinidade de funcións de control varias para o dispositivo, incluíndo
información visible no programa sobre os niveis de configuración e revisión, un reinicio
rexistro de estado, control de espertar para saír dos modos de suspensión e funcións opcionais
como información sobre erros de memoria informados por códigos de corrección de erros
Oscilador externo (XOSC) Proporciona un reloxo de saída usado como referencia de entrada para FMPLL_0 ou como referencia
reloxo para módulos específicos dependendo das necesidades do sistema
Unidade de recollida de avarías (FCU) Ofrece seguridade funcional ao dispositivo
Memoria flash Proporciona almacenamento non volátil para código do programa, constantes e variables
Frecuencia modulada
bucle de bloqueo de fase (FMPLL)
Xera reloxos do sistema de alta velocidade e admite frecuencia programable
modulación
Controlador de interrupcións (INTC) Ofrece unha programación preventiva baseada en prioridades de solicitudes de interrupción
Controlador JTAG Ofrece os medios para probar a funcionalidade e a conectividade do chip mentres permanece
transparente para a lóxica do sistema cando non está en modo de proba
Controlador LINFlex Xestiona un gran número de mensaxes LIN (protocolo de rede de interconexión local).
eficiente cunha carga mínima na CPU
Módulo de entrada de modo (MC_ME) Ofrece un mecanismo para controlar o modo e modo operativo do dispositivo
secuencias de transición en todos os estados funcionais;tamén xestiona a unidade de control de enerxía,
reiniciar o módulo de xeración e o módulo de xeración de reloxo, e contén o
rexistros de configuración, control e estado accesibles para as aplicacións
Temporizador de interrupción periódica (PIT) Produce interrupcións e disparadores periódicos
Peripheral Bridge (PBRIDGE) Interface entre o bus do sistema e os periféricos no chip
Unidade de control de enerxía (MC_PCU) Reduce o consumo total de enerxía desconectando partes do dispositivo
da fonte de alimentación a través dun dispositivo de conmutación de enerxía;compoñentes do dispositivo son
agrupados en seccións denominadas "dominios de potencia" que son controladas pola PCU