Produtos

XA6SLX25-2CSG324Q(Vendido dende o stock coa embalaxe orixinal)

Descrición curta:

Número de peza : XA6SLX25-2CSG324Q-ND

fabricante:AMD Xilinx

Número de fabricante: XA6SLX25-2CSG324Q

describe: IC FPGA 226 I/O 324CSBGA

expandir:Automotive, AEC-Q100, Spartan®-6 LX XA Field Programable Gate Array (FPGA) IC 226 958464 24051 324-LFBGA, CSPBGA

 


Detalle do produto

Etiquetas de produtos

propiedades do produto:

TIPO DESCRIBE
categoría Circuito integrado (IC)  Incrustado  FPGA (Field Programable Gate Array)
fabricante AMD Xilinx
serie Automoción, AEC-Q100, Spartan®-6 LX XA
paquete bandexa
Estado do produto En venta
Número de LAB/CLB 1879
Número de elementos lóxicos/células 24051
Total de bits de RAM 958464
Número de E/S 226
Tensión-alimentación 1,14 V ~ 1,26 V
Tipo de instalación Tipo de montaxe en superficie
Temperatura de traballo -40 °C ~ 125 °C (TJ)
Paquete/aloxamento 324-LFBGA,CSPBGA
Paquete do dispositivo do provedor 324-CSPBGA(15x15)
Número básico do produto XA6SLX25

Descrición xeral:

A familia de FPGA Spartan®-6 de Xilinx Automotive (XA) ofrece capacidades líderes de integración de sistemas co menor custo total para aplicacións automotrices de gran volume.A familia de dez membros ofrece densidades ampliadas que van de 3.840 a 101.261 células lóxicas e unha conectividade máis rápida e completa.Construída sobre unha tecnoloxía madura de proceso de cobre de baixa potencia de 45 nm que ofrece o equilibrio óptimo de custo, potencia e rendemento, a familia XA Spartan-6 ofrece unha nova táboa de consulta de 6 entradas de rexistro dual e máis eficiente (LUT). ) e unha rica selección de bloques integrados a nivel de sistema.Estes inclúen bloques de RAM de 18 Kb (2 x 9 Kb), segmentos DSP48A1 de segunda xeración, controladores de memoria SDRAM, bloques de xestión de reloxos de modo mixto mellorados, tecnoloxía SelectIO™, bloques de transceptores en serie de alta velocidade optimizados para potencia, bloques de extremos compatibles con PCI Express®. , modos avanzados de xestión de enerxía a nivel de sistema, opcións de configuración de detección automática e seguridade IP mellorada con AES e protección do ADN do dispositivo.Estas características proporcionan unha alternativa programable de baixo custo aos produtos ASIC personalizados cunha facilidade de uso sen precedentes.As FPGA XA Spartan-6 ofrecen a mellor solución para deseños lóxicos de gran volume flexibles e escalables, deseños de procesamento DSP paralelo de gran ancho de banda e aplicacións sensibles aos custos onde se requiren múltiples estándares de interface.As FPGA XA Spartan-6 son a base de silicio programable para Targeted Design Platforms que ofrecen compoñentes de hardware e software integrados que permiten aos deseñadores centrarse na innovación tan pronto como comeza o seu ciclo de desenvolvemento.Resumo das características do FPGA XA Spartan-6 • Familia XA Spartan-6: • FPGA XA Spartan-6 LX: optimizado para lóxica • FPGA XA Spartan-6 LXT: conectividade en serie de alta velocidade • Temperaturas automotrices: • Grado I: Tj = – 40°C a +100°C • Grado Q: Tj = –40°C a +125°C • Estándares automotrices: • Xilinx cumpre con ISO-TS16949 • Cualificación AEC-Q100 • Documentación do proceso de aprobación de pezas de produción (PPAP) • A cualificación Beyond AEC-Q100 está dispoñible baixo petición • Deseñado para baixo custo • Múltiples bloques integrados eficientes • Selección optimizada de estándares de E/S • Almofadas escalonadas • Paquetes unidos por cables de plástico de gran volume • Baixa potencia estática e dinámica • Proceso optimizado de 45 nm por custo e baixo consumo • Modo de apagamento de hibernación para obter enerxía cero • O modo de suspensión mantén o estado e a configuración con activación multipin, mellora de control • Tensión de núcleo de 1,2 V de alto rendemento (FPGA LX e LXT, graos de velocidade -2 e -3) • Bancos de interfaces SelectIO multivoltaje e estándares múltiples • Velocidade de transferencia de datos de ata 1.080 Mb/s por cadaE/S diferencial • Unidade de saída seleccionable, ata 24 mA por pin • Estándares e protocolos de 3,3 V a 1,2 VI/O • Interfaces de memoria HSTL e SSTL de baixo custo • Conformidade de intercambio en quente • Taxas de variación de E/S axustables para mellorar a integridade do sinal • Transceptores serie GTP de alta velocidade nos FPGA LXT • Ata 3,2 Gb/s • Interfaces de alta velocidade que inclúen: Serial ATA e PCI Express • Cortes eficientes DSP48A1 • Procesamento de sinal e aritmética de alto rendemento • Multiplicador rápido de 18 x 18 e 48 Acumulador de bits • Capacidade de canalización e cascada • Pre-sumador para axudar ás aplicacións de filtro • Bloques de controlador de memoria integrados • Compatibilidade con DDR, DDR2, DDR3 e LPDDR • Velocidades de datos de ata 800 Mb/s • Estrutura de bus multiporto con FIFO independente para reducir os problemas de tempo de deseño • Abundantes recursos lóxicos cunha capacidade lóxica aumentada • Rexistro de desprazamento opcional ou compatibilidade con RAM distribuída • Eficientes LUT de 6 entradas melloran o rendemento e minimizan a potencia • LUT con flip-flops duales para aplicacións centradas en pipeline • Bloque de RAM wcunha ampla gama de granularidade • RAM de bloques rápidos con habilitación de escritura de bytes • Bloques de 18 Kb que se poden programar opcionalmente como dous RAM de bloques independentes de 9 Kb • Tile de xestión de reloxos (CMT) para un rendemento mellorado • Reloxo flexible e baixo ruído • Xestores de reloxos dixitais (DCM) eliminan o sesgo de reloxo e a distorsión do ciclo de traballo • Loops de bloqueo de fase (PLL) para sincronización de baixa fluctuación • Síntese de frecuencia con multiplicación, división e cambio de fase simultáneos • Dezaseis redes de reloxo global de baixa inclinación • Configuración simplificada, admite estándares de custos • Configuración de detección automática de 2 pinos • Amplo soporte SPI de terceiros (ata x4) e NOR flash • Compatibilidade con MultiBoot para actualizacións remotas con múltiples fluxos de bits, usando protección de watchdog • Seguridade mellorada para a protección do deseño • Identificador único de ADN do dispositivo para autenticación de deseño • Cifrado de fluxo de bits AES nos dispositivos XA6SLX75, XA6SLX75T e XA6SLX100 • Bloque de punto final integrado para deseños PCI Express (LXT) • Tecnoloxía PCI® de baixo custo sucompatible coa especificación de 33 MHz, 32 e 64 bits.• Procesamento integrado máis rápido cun procesador suave MicroBlaze™ de 32 bits mellorado e de baixo custo • Deseños de referencia e IP líderes do sector • Forte ecosistema de terceiros específico para automóbiles con IP, placas de desenvolvemento e servizos de deseño


  • Anterior:
  • Seguinte:

  • Deixe a súa mensaxe

    Produtos relacionados

    Deixe a súa mensaxe