Produtos

XC7A50T(Gama completa de vendas spot)

Descrición curta:

Número de peza Boyad: XC7A50T

fabricante:AMD Xilinx

Número de produto fabricante: XC7A50T

describe:IC FPGA 106 I/O 238CSBGA

Prazo de entrega estándar de fábrica orixinal: 52 semanas

Descrición detallada: Serie Field Programmable Gate Array (FPGA) IC 106 2764800 52160 238-LFBGA, CSPBGA


Detalle do produto

Etiquetas de produtos

propiedades do produto:

TIPO DESCRIBE
categoría Circuito integrado (IC)  Integrado - FPGA (Field Programmable Gate Array)
fabricante AMD Xilinx
serie Artix-7
Paquete bandexa
estado do produto en stock
Número de LAB/CLB 4075
Número de elementos/unidades lóxicas 52160
Total de bits de RAM 2764800
Conta de E/S 106
Tensión - Alimentado 0,95 V ~ 1,05 V
tipo de instalación Tipo de montaxe en superficie
Temperatura de operación 0 °C ~ 85 °C (TJ)
Paquete/Envolvente 238-LFBGA, CSPBGA
Embalaxe do dispositivo do provedor 238-CSBGA (10 x 10)
Número básico do produto XC7A50

informar dun erro
Clasificación ambiental e de exportación:

ATRIBUTOS DESCRIBE
Estado RoHS Cumpre coa especificación ROHS3
Nivel de sensibilidade á humidade (MSL) 3 (168 horas)
Estado REACH Produtos non REACH
ECCN EAR99
HTSUS 8542.39.0001

Características DC
Ficha técnica Artix-7 FPGAs:
Características de conmutación de CC e CA
DS181 (v1.27) 10 de febreiro de 2022
Especificación do produto
Táboa 1: Valoracións máximas absolutas(1)
Símbolo Descrición Min Max Unidades
Lóxica FPGA
VCCINT
Tensión de alimentación interna –0,5 1,1 V
VCCAUX
Tensión de alimentación auxiliar –0,5 2,0 V
VCCBRAM
Tensión de alimentación para as memorias RAM do bloque –0,5 1,1 V
VCCO
Tensión de alimentación dos controladores de saída para bancos de E/S HR –0,5 3,6 V
VREF
Tensión de referencia de entrada -0,5 2,0 V
VIN(2)(3)(4)
Tensión de entrada de E/S -0,4 VCCO + 0,55 V
Tensión de entrada de E/S (cando VCCO = 3,3 V) para estándares VREF e E/S diferenciais
excepto TMDS_33(5)
–0,4 2,625 V
VCCBATT
Suministro de batería de reserva de memoria de chave -0,5 2,0 V
Transceptor GTP
VMGTAVCC
Tensión de alimentación analóxica para os circuítos transmisor e receptor GTP –0,5 1,1 V
VMGTAVTT
Tensión de alimentación analóxica para os circuítos de terminación do transmisor e do receptor GTP –0,5 1,32 V
VMGTREFCLK
Tensión de entrada absoluta do reloxo de referencia –0,5 1,32 V
Táboa 2: Condicións de funcionamento recomendadas(1)(2)
Símbolo Descrición Min Typ Max Unidades
Lóxica FPGA
VCCINT(3)
Para dispositivos -3, -2, -2LE (1,0 V), -1, -1Q, -1M: tensión de alimentación interna 0,95 1,00 1,05 V
Para dispositivos -1LI (0,95 V): tensión de alimentación interna 0,92 0,95 0,98 V
Para dispositivos -2LE (0,9 V): tensión de alimentación interna 0,87 0,90 0,93 V
VCCAUX
Tensión de alimentación auxiliar 1,71 1,80 1,89 V
VCCBRAM(3)
Para dispositivos -3, -2, -2LE (1.0V), -2LE (0.9V), -1, -1Q, -1M: bloque de subministración de RAM
Voltaxe
0,95 1,00 1,05 V
Para dispositivos -1LI (0,95 V): bloque de tensión de alimentación da RAM 0,92 0,95 0,98 V
VCCO(4)(5)
Tensión de alimentación para bancos de E/S HR 1,14 – 3,465 V
VIN (6)
Tensión de entrada de E/S –0,20 – VCCO + 0,20 V
Tensión de entrada de E/S (cando VCCO = 3,3 V) para estándares VREF e E/S diferenciais
excepto TMDS_33(7)
–0,20 – 2,625 V
IIN (8)
Corrente máxima a través de calquera pin nun banco alimentado ou sen alimentación cando
polarización directa do diodo de pinza.
– – 10 mA
VCCBATT(9)
Tensión da batería 1,0 – 1,89 V
Transceptor GTP
VMGTAVCC(10)
Tensión de alimentación analóxica para os circuítos transmisores e receptores GTP 0,97 1,0 1,03 V
VMGTAVTT(10)
Tensión de alimentación analóxica para os circuítos de terminación do transmisor e do receptor GTP 1,17 1,2 1,23 V


  • Anterior:
  • Seguinte:

  • Deixe a súa mensaxe

    Produtos relacionados

    Deixe a súa mensaxe